eda畢業(yè)設(shè)計論文---eda技術(shù)在電子線路設(shè)計中的應用_第1頁
已閱讀1頁,還剩16頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、<p>  EDA技術(shù)在電子線路設(shè)計中的應用</p><p><b>  摘■■要</b></p><p>  電子設(shè)計的必由之路是數(shù)字化,這已成為共識。EDA技術(shù)是伴隨著計算機、集成電路、電子系統(tǒng)的設(shè)計發(fā)展起來的。電子技術(shù)和計算機技術(shù)的不斷發(fā)展,在涉及通信、國防、航天、工業(yè)自動化、儀器儀表等領(lǐng)域的電子系統(tǒng)設(shè)計工作中,EDA技術(shù)的含量正以驚人的速度上升,它已

2、成為當今電子技術(shù)發(fā)展的前沿之一。20世紀90年代,國際上電子和計算機技術(shù)較先進的國家,一直在積極探索新的電子電路設(shè)計方法,并在設(shè)計方法、工具等方面進行了徹底的變革,取得了巨大成功。在電子技術(shù)設(shè)計領(lǐng)域,可編程邏輯器件(如CPLD、FPGA)的應用,已得到廣泛的普及,這些器件為數(shù)字系</p><p>  統(tǒng)的設(shè)計帶來了極大的靈活性。這些器件可以通過軟件編程而對其硬件結(jié)構(gòu)和工作方式進行重構(gòu),從而使得硬件的設(shè)計可以如同軟

3、件設(shè)計那樣方便快捷。本文首先闡</p><p>  EDA技術(shù)的基本概念和發(fā)展過程,并通過實例介紹EDA技術(shù)在電子設(shè)計中的應用。</p><p>  關(guān)鍵詞■■EDA技術(shù)概述/電子線路設(shè)計/EDA技術(shù)的發(fā)展</p><p>  The rapid development of the EDA technology</p><p><b&

4、gt;  ABSTRACT</b></p><p>  Electronic Design is the comonly way to digital, which has become the consensus. Electronic products are being carried out at an unprecedented rate of innovation, mainly larg

5、e-scale programmable logic devices in a wide range of applications. Especially in the current semiconductor technology has reached the level of deep sub-micron chip integration of high-reach stem megabits, the clock freq

6、uency to the stem MHz is also more than the development of the median data of several billion times per se</p><p>  EDA technology concepts: </p><p>  EDA is the electronic design automation, as

7、 it is just a new technology developed, involving a wide range of content-rich, understanding of different, so there is no one precise definiti</p><p>  KEY WORDS■■EDA technology, Electronic Design, EDA tech

8、nology concept</p><p><b>  前言</b></p><p>  在數(shù)字化的道路上,電子技術(shù)經(jīng)歷了一系列重大的變革。從應用小規(guī)模集成電路構(gòu)成電路系統(tǒng),到廣泛地應用微控制器或單片機(MCU),在電子系統(tǒng)設(shè)計上發(fā)生了具有里程碑意義的飛躍。電子產(chǎn)品正在以前所未有的速度進行著革新,主要表現(xiàn)在大規(guī)??删幊踢壿嬈骷膹V泛應用。特別在當前,半導體工藝水平已

9、經(jīng)達到深亞微米,芯片的集成高達到干兆位,時鐘頻率也在向干兆赫茲以上發(fā)展,數(shù)據(jù)傳輸位數(shù)達到每秒幾十億次,未來集成電路技術(shù)的發(fā)展趨勢將是SOC(System 0h aCh5p)片上系統(tǒng)。從而實現(xiàn)可編程片上系統(tǒng)芯片CPU(復雜可編程邏輯器件)和5PGA(現(xiàn)場可編程門陣列)必將成為今后電子系統(tǒng)設(shè)計的一個發(fā)展方向。所以電子設(shè)計技術(shù)發(fā)展到今天,又將面臨另一次更大意義的突破,而EDA(電子設(shè)計自動化)技術(shù)在電子產(chǎn)品設(shè)計上的應用地 </p>

10、<p><b>  日漸突出.</b></p><p><b>  EDA技術(shù)概述</b></p><p>  1、EDA技術(shù)的概念: EDA是電子設(shè)計自動化(E1echonics Des5p AM·toM60n)的縮寫。由于它是一門剛剛發(fā)展起來的新技術(shù),涉及面廣,內(nèi)容豐富,理解各異,所以目前尚無一個確切的定義。但從EDA

11、技術(shù)的幾個主要方面的內(nèi)容來看,可以理解為:EDA技術(shù)是以大規(guī)??删幊踢壿嬈骷樵O(shè)計載體,以硬件描述語言為系統(tǒng)邏輯描述的主要表達方式,以計算機、大規(guī)??删幊踢壿嬈骷拈_發(fā)軟件及實驗開發(fā)系統(tǒng)為設(shè)計工具,通過有關(guān)的開發(fā)軟件,自動完成用軟件的方式設(shè)計電子系統(tǒng)到硬件系統(tǒng)的一門新技術(shù)??梢詫崿F(xiàn)邏輯編譯、邏輯化簡、邏輯分割、邏輯綜合及優(yōu)化,邏輯布局布線、邏輯仿真。完成對于特定目標芯片的適配編譯、邏輯映射、編程下載等工作,最終形</p>

12、<p>  集成電子系統(tǒng)或?qū)S眉尚酒?lt;/p><p>  2、EDA技術(shù)的發(fā)展大致可以分為三個發(fā)展階段。20世紀70年代的CAD(計算機輔助設(shè)計)階段:這一階段的主要特征是利用計算機輔助進行電路原理圖編輯,PCB布同布線,使得設(shè)計師從傳統(tǒng)高度重復繁雜的繪圖勞動中解脫出來。20世紀80年代的QtE(計算機輔助工程設(shè)計)階段:這一階段的主要特征是以邏輯摸擬、定時分析、故障仿真、自動布局布線為核心,重點解

13、決電路設(shè)計的功能檢測等問題,使設(shè)計而能在產(chǎn)品制作之前預知產(chǎn)品的功能與性能。20世紀90年代是EDA(電子設(shè)計自動化)階段:這一階段的主要特征是以高級描述語言,系統(tǒng)級仿真和綜合技術(shù)為特點,采用“自頂向下”的設(shè)計理念,將設(shè)計前期的許多高層次設(shè)計由EDA工具來完成。EDA是電子技術(shù)設(shè)計自動化,也就是能夠幫助人們設(shè)計電子電路或系統(tǒng)的軟件工具。該工具可以在電子產(chǎn)品的各個設(shè)計階段發(fā)揮作用,使設(shè)計更復雜的電路和系統(tǒng)成為可能。在原理圖設(shè)計階段,可以使用

14、EDA中的仿真工具論證設(shè)計的正確性;在芯片設(shè)計階段,可以使用EDA中的芯片設(shè)計工具設(shè)計制作芯片的版圖:在電路板設(shè)計階段,可以使用EDA中電路板設(shè)計工具設(shè)計多層電路板。特別是支持硬件描述語言的EDA工具的出現(xiàn),使復雜數(shù)</p><p>  確,就可以進行該數(shù)字系統(tǒng)的芯片設(shè)計與制造。</p><p>  3、EDA技術(shù)的基本特征:EDA代表了當今電子設(shè)計技術(shù)的最新發(fā)展方向,利用EDA工具,電子

15、設(shè)計師可以從概念、算法、協(xié)議等開始設(shè)計電子系統(tǒng),大量工作可以通過計算機完成,并可以將電子產(chǎn)品從電路設(shè)計、性能分析到設(shè)計出IC版圖或PCB版圖的整個過程在汁算機上自動處理完成。設(shè)計者采用的設(shè)計方法是一種高層次的”自頂向下”的全新設(shè)計方法,這種設(shè)汁方法首先從系統(tǒng)設(shè)計人手,在頂層進行功能方框圖的劃分和結(jié)構(gòu)設(shè)計。在方框圖一級進行仿真、糾錯.并用硬件描述語言對高層次的系統(tǒng)行為進行描述,在系統(tǒng)一級進行駛證。然后,用綜合優(yōu)化工具生成具體門電路的網(wǎng)絡(luò)表

16、,其對應的物理實現(xiàn)級可以是印刷電路板或?qū)S眉呻娐?ASIC)。設(shè)計者的工作僅限于利用軟件的方式,即利用硬件描述語言和EDA軟件來完成對系統(tǒng)硬件功能的實現(xiàn)。由于設(shè)計的主要仿真和調(diào)試過程是在高層次上完成的,這既有利于早期發(fā)現(xiàn)結(jié)構(gòu)設(shè)計上的錯誤,避免設(shè)計工作的浪費,又減少了邏輯功能仿真的工作量,提高了設(shè)計</p><p><b>  的一次性成功率。</b></p><p>

17、;  4、EDA技術(shù)的應用:電子EDA技術(shù)發(fā)展迅猛,逐漸在教學、科研、產(chǎn)品設(shè)計與制造等各方面都發(fā)揮著巨大的作用。在教學方面:幾乎所有理工科(特別是電子信息)類的高校都開設(shè)了EDA課程。在科研方面:主要利用電路仿真工具進行電路設(shè)計與仿真;利用虛擬儀器進行產(chǎn)品調(diào)試;將O)LI)/FPGA器件的開發(fā)應用到儀器設(shè)備中。從高性能的微處理器、數(shù)字信號處理器一直到彩電、音響和電子玩具電路等,EDA技術(shù)不單是應用于前期的計算機模擬仿真、產(chǎn)品調(diào)試,而且也

18、在Pcb印制板的制作、電子設(shè)備的研制與生產(chǎn)、電路板的焊接、朋比的制作過程等有重要作用??梢哉f電子EDA</p><p>  術(shù)已經(jīng)成為電子工業(yè)領(lǐng)域不可缺少的技術(shù)支持。 </p><p>  5、EDA技術(shù)發(fā)展趨勢: EDA技術(shù)在進入21世紀后,由于更大規(guī)模的FPGA和凹m器件的不斷推出,在仿真和設(shè)計兩方面支持標準硬件描述語言的功能強大的EDA軟件不斷更新、增加,使電子EDA技術(shù)得到了更大的

19、發(fā)展。電子技術(shù)全方位納入EDA領(lǐng)域,EDA使得電子領(lǐng)域各學科的界限更加模糊,更加互為包容,突出表現(xiàn)在以下幾個方面:使電子設(shè)計成果以自主知識產(chǎn)權(quán)的方式得以明確表達和確認成為可能;基于EDA工具的ASIC設(shè)計標準單元已涵蓋大規(guī)模電子系統(tǒng)及IP核模塊;軟硬件IP核在電子行業(yè)的產(chǎn)業(yè)領(lǐng)域、技術(shù)領(lǐng)域和設(shè)計應用領(lǐng)域得到進一步確認;SoC高效低成本設(shè)計技術(shù)的成熟。隨著半導體技術(shù)、集成技術(shù)和計算機技術(shù)的迅猛發(fā)展,電子系統(tǒng)的設(shè)計方法和設(shè)計手段都發(fā)生了很大的

20、變化??梢哉f電子EDA技術(shù)是電子設(shè)計領(lǐng)域的一場革命。傳統(tǒng)的“固定功能集成塊十連線”的設(shè)計方法正逐步地退出歷史舞臺,而基于芯片的設(shè)計方法正成為現(xiàn)代電子系統(tǒng)設(shè)計的主流。作為高等院校有關(guān)專業(yè)的學生和廣大的電子工程師了解和攀握這一先進技術(shù)是勢在必行,這不僅是提高設(shè)計效率的需要,更是時代發(fā)展的需求,只有攀握了EDA技術(shù)才有能力參與世界電子工業(yè)市場的競爭,才能生存與發(fā)</p><p>  子技術(shù)的發(fā)展具有深遠的意義。在現(xiàn)在和

21、未來,EDA技術(shù)主要應用于下面幾個方面:1.高校電子類專業(yè)的實踐教學中,如實驗教學、課程設(shè)計、畢業(yè)設(shè)計、設(shè)計競賽等均可借助凹ID/5PGA器件,既使實驗設(shè)備或設(shè)計出的電子系統(tǒng)具有高可靠性,又經(jīng)濟、快速、容易實現(xiàn)、修改便利,同時可大大提高學生的實踐動手能力、創(chuàng)新能力和計算機應用能力。2.科研和新產(chǎn)品開發(fā)中,0)U)/5PGA可直接應用于小批量產(chǎn)品的芯片或作為大批量產(chǎn)品的芯片前期開發(fā)。傳統(tǒng)機電產(chǎn)品的升級換代和技術(shù)改造,0)U)/5PGA的應

22、用可提高傳統(tǒng)產(chǎn)品的性能,縮小體積,提高技術(shù)含量和產(chǎn)品的附加值。</p><p>  EDA技術(shù)的應用舉例</p><p> ?。═DA1514功放電路在DXP2004中的設(shè)計)</p><p><b> ?。薄⒐Ψ判酒喪?lt;/b></p><p>  1514是飛利浦公司生產(chǎn)的一款優(yōu)秀的HIFI集成電路。 TDA1514

23、A的工作電壓為±9V~±30V,在電壓為±25V、RL=8Ω時,輸出功率達到50 W,總諧波失真為0.08% 。電路有靜音保護,過熱保護,低失調(diào)電壓高波紋抑制 等功能。而且熱阻極低,高頻解析力強,低頻有力度,音色通透純正,低頻豐滿,高頻透亮 。</p><p> ?。?、電路原理圖及各元器件作用</p><p>  原理圖設(shè)計是整個Protel工程的開始,是PC

24、B文檔設(shè)計乃至最后制版的基礎(chǔ)。一般設(shè)計程序是:首先根據(jù)實際電路的復雜程度確定圖紙的大小,即建立工作平面;然后從元器件庫中取出所需元件放到工作面上,并給它們編號、對其封裝進行定義和設(shè)定;最后利用Protel DXP提供的工具指令進行布線,將工作平面上的元器件用具有電氣意義的導線、符號連接起來,對整個電路進行信號完整性分析,確保整個電路無誤。 </p><p><b>  電路各部分功能</b>

25、;</p><p>  1腳正相輸入 用做信號輸入 ,</p><p>  9腳反響輸入 用于負反饋 ,</p><p>  C01 C03 R01(C02 C04 R02)成濾波電路,其中1U 20K兩個元件把低頻截至頻率限制到7HZ ,220P電容可以吸收一部分高頻震蕩降低煙花率.</p><p>  R03 R05(R04 R06)兩

26、個電阻為反饋網(wǎng)絡(luò),控制電路放大倍數(shù)在30左右 </p><p>  3腳為靜音控制,C05 R07(C06 R08)決定開機靜音時間。靜音時間與這兩個元件大小成正比。</p><p>  7腳為自舉,更換自舉電容C09(C10)的種類可以使音色發(fā)生微妙的變化,R09 R11(R10 R12)需要用較大功率電阻。 </p><p>  R13 C07 (R14 C08

27、)為輸出茹貝爾網(wǎng)絡(luò),電阻應選用大功率電阻 。</p><p>  C11 C13(C12 C14)是退耦電容。</p><p>  C15(C16)也是并聯(lián)在電源端,吸收線路耦合信號的。這個電容用到10U~100U都可以 需要注意的是這個電容的耐壓應該是供電電源電壓單邊的2倍。</p><p>  電路設(shè)計的最終目的是生產(chǎn)制作電子產(chǎn)品,各種電子產(chǎn)品的使用功能與物理結(jié)

28、構(gòu)都是通過印制電路板來實現(xiàn)的。印制電路板(PCB)是電子設(shè)備中的重要部件之一,其設(shè)計和制造是影響電子設(shè)備的質(zhì)量、成本的基本因素之一。因此,印制電路板(PCB)設(shè)計質(zhì)量直接影響著電子產(chǎn)品的性能</p><p>  3、自動布局圖及手動調(diào)整后布局圖</p><p>  音響功放類電路設(shè)計注意事項:</p><p>  1.增強高頻抗干擾能力</p><

29、;p>  針對雜散電磁波多數(shù)是中高頻信號的特點,在放大器輸入端對地增設(shè)磁片電容,容值可在47——220P之間選取,數(shù)百皮法容值的電容頻率轉(zhuǎn)折點比音頻范圍高兩、三個數(shù)量級,對有效聽音頻段內(nèi)的聲壓響應和聽感的影響可忽略不計。</p><p>  2.注意電源變壓器安裝方式</p><p>  用質(zhì)量較好的電源變壓器,盡量拉開變壓器與PCB之間的距離,調(diào)整變壓器與PCB之間的方位,將變壓器

30、與放大器敏感端遠離。</p><p><b>  3.地線干擾</b></p><p>  音頻電路地線可簡單劃分為電源地和信號地,電源地主要是指濾波、退耦電容地線,小信號地是指輸入信號、反饋地線。小信號地與電源地不能混合,否則必將引發(fā)很強的交流聲:強電地由于濾波和退耦電容充放電電流較大(相對信號地電流),在電路板走線上必然存在一定壓降,小信號地與該強電地重合,勢必會

31、受此波動電壓影響,也就是說,小信號的參考點電壓不再為零。信號輸入端與信號地之間的電壓變化等效于在放大器輸入端注入信號電壓,地電位變化將被放大器拾取并放大,產(chǎn)生交流聲。增加地線線寬、背錫處理只能在一定程度上減弱地線干擾,但收效并不明顯。有部分未嚴格將地線分開的PCB由于地線寬、走線很短,同時放大級數(shù)很少、退耦電容容量很小,因此交流聲尚在勉強可接受范圍內(nèi),只是特例,沒有參考意義。</p><p>  4、pcb板圖及

32、附銅板圖</p><p><b>  PCB設(shè)計流程</b></p><p>  一般PCB基本設(shè)計流程如下:前期準備->CB結(jié)構(gòu)設(shè)計->CB布局->布線->布線優(yōu)化和絲印->網(wǎng)絡(luò)和DRC檢查和結(jié)構(gòu)檢查->制版。</p><p>  第一:前期準備。這包括準備元件庫和原理圖。要做出一塊好的板子,除了要設(shè)計好原

33、理之外,還要畫得好。在進行PCB設(shè)計之前,首先要準備好原理圖SCH的元件庫和PCB的元件庫。一般常見的元器件可以用peotel自帶的元器件庫中找到,如果找不到合適的,最好是自己根據(jù)所選器件的標準尺寸資料自己做元件庫。原則上先做PCB的元件庫,再做SCH的元件庫。PCB的元件庫要求較高,它直接影響板子的安裝;SCH的元件庫要求相對比較松,只要注意定義好管腳屬性和與PCB元件的對應關(guān)系就行。PS:注意標準庫中的隱藏管腳。之后就是原理圖的設(shè)計

34、,做好后就準備開始做PCB設(shè)計了。</p><p>  第二:PCB結(jié)構(gòu)設(shè)計。這一步根據(jù)已經(jīng)確定的電路板尺寸和各項機械定位,在PCB設(shè)計環(huán)境下繪制PCB板面,并按定位要求放置所需的接插件。按鍵/開關(guān)。螺絲孔。裝配孔等等。并充分考慮和確定布線區(qū)域和非布線區(qū)域(如螺絲孔周圍多大范圍屬于非布線區(qū)域)。第三:PCB布局。布局說白了就是在板子上放器件。這時如果前面講到的準備工作都做好的話,就可以在原理圖上生成網(wǎng)絡(luò)表(D

35、esign->Create Netlist),之后在PCB圖上導入網(wǎng)絡(luò)表(Design->LoadNets)。就看見器件嘩啦啦的全堆上去了,各管腳之間還有飛線提示連接。然后就可以對器件布局了。一般布局按如下原則進行:</p><p>  三.制版工藝流程 </p><p>  1.雙面制板工藝流程(簡述) </p><p>  電路設(shè)計→覆箔板下

36、料→表面處理→打印電路圖→熱轉(zhuǎn)印→補缺 →腐刻(浸泡在1:4FeCl3溶液中腐刻)→去膜→涂助焊、防氧化劑 →→鉆孔→焊接元件→檢查調(diào)試 →檢驗包裝→成品。 </p><p>  2.雙面制板工藝流程(簡述) </p><p>  雙面覆銅板→下料→裁板→數(shù)控鉆導通孔→檢驗、去毛刺刷洗→化學鍍(導通孔金屬化) →(全板電鍍薄銅) →檢驗刷洗→網(wǎng)印負性電路圖形、固化(干膜或濕膜、曝光、顯

37、影) →檢驗、修板→線路圖形電鍍→電鍍錫(抗蝕鎳/金) →去印料(感光膜) →蝕刻銅→(退錫) →清潔刷洗→網(wǎng)印阻焊圖形常用熱固化綠油(貼感光干膜或濕膜、曝光、顯影、熱固化,常用感光熱固化綠油) →清洗、干燥→網(wǎng)印標記字符圖形、固化→(噴錫或有機保焊膜) →外形加工→清洗、干燥→電氣通斷檢測→檢驗包裝→成品。其詳細說明這里不再贅述。 </p><p>  3.需要注意的問題 </p><p

38、>  在初次表面處理時,需要用P240-320之間的水沙紙打磨覆銅表面,去除表面的氧化層。并且用5%FeCl3溶液浸泡1分鐘,以增強印墨的粘敷力。腐刻溶液的溫度最好在25℃左右。助防氧化劑是把松香按照:10的體積比,放入95%的酒精中浸泡24h以上形成的。鉆孔時,按所裝元件腳的直徑φ+0.2mm,選擇最接近標稱值的鉆頭。</p><p><b>  4、三維立體圖</b></p&

39、gt;<p><b>  一.原理圖設(shè)計 </b></p><p>  原理圖設(shè)計是整個Protel工程的開始,是PCB文檔設(shè)計乃至最后制版的基礎(chǔ)。一般設(shè)計程序是:首先根據(jù)實際電路的復雜程度確定圖紙的大小,即建立工作平面;然后從元器件庫中取出所需元件放到工作面上,并給它們編號、對其封裝進行定義和設(shè)定;最后利用Protel DXP提供的工具指令進行布線,將工作平面上的元器件用具

40、有電氣意義的導線、符號連接起來,對整個電路進行信號完整性分析,確保整個電路無誤。 </p><p>  1. 電路板規(guī)劃 </p><p>  電路板規(guī)劃的主要目的是確定其工作層結(jié)構(gòu),包括信號層、內(nèi)部電源/接地層、機械層等。通過執(zhí)行菜單命令Design\Board Layers,在打開的對話框中可以控制各層的顯示與否,以及層的顏色等屬性設(shè)置。如果不是利用PCB向?qū)韯?chuàng)建一個電路板文件的

41、話,就要自己定義PCB的形狀和尺寸。繪制時需單擊工作窗口底部的層標簽,再由Place\Keepout 命令來單獨定義。該操作步驟實際上就是在Keep Out Layer(禁止布線層)上用走線繪制出一個封閉的多邊形,而所繪多邊形的大小一般都可以看作是實際印制電路板的大小。 </p><p>  2. 元器件的選擇 </p><p>  對元器件的選擇要嚴格遵循設(shè)計要求。在Protel D

42、XP軟件中,常用的分立元件和接插件都在軟件分目錄Library 下Miscellaneous Device. Intlib和Miscellaneous Connectors. Intlib 兩個集成元件庫中。其它的元件主要按元器件生產(chǎn)廠商進行分類,提供了型號豐富的集成庫。但是有時候出于個人設(shè)計的需要,設(shè)計者無法在庫文件中找到完全匹配的元器件,此時就只有通過制作工具繪制所需元器件。需要注意的是,繪制元件時一般元件均放置在第四象限,象限交點

43、即為元件基準點。 </p><p>  3.元器件的布局 </p><p>  Protel DXP 提供了強大的自動布局功能,在預放置元件鎖定的情況下,可用自動布局放置其他元件。執(zhí)行命令Tools\Auto Placement\Auto Placer,在Auto Place 對話框中選擇自動布局器。Protel DXP提供兩種自動布局工具:Cluster Placer 自動布局器使用

44、元件簇算法,將元件依據(jù)連接分為簇,考慮元件的幾何形狀,用幾何學方法布放簇,這種算法適用于少于100 個元件的情況;Global Placer 自動元件布局器使用基于人工智能的模擬退火算法,分析整個設(shè)計圖形,考慮線長、連線密度等,采用統(tǒng)計算法,適用于更多元件數(shù)量的板圖。自動布局較方便,但產(chǎn)生的板并不是最佳方案,仍需要手工調(diào)整。 </p><p>  3.元器件的連線 </p><p> 

45、 連線很講究原則和技巧,走線應盡量美觀、簡潔。一些設(shè)計人員在初期使用Protel DXP進行設(shè)計時,只在表象上將元件連起,而出現(xiàn)“虛點”。導致在生成網(wǎng)絡(luò)報表時出錯。好的設(shè)計習慣是打開電氣網(wǎng)絡(luò),使連線可以輕松連接到一個不在捕獲網(wǎng)絡(luò)上的實體;打開在線DRC,監(jiān)控布線過程,違反規(guī)則的設(shè)計被立即顯示出來。完成預布線后,為了在自動布線時保持不變,需要對預布線鎖定。打開菜單Edit\Find Similar Objects,選擇要鎖定的對象。自動布

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論