高速 adcdac 測試原理及測試方法_第1頁
已閱讀1頁,還剩11頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、高速 高速 ADC/DAC 測試原理及測試方法 測試原理及測試方法 隨著數字信號處理技術和數字電路工作速度的提高,以及對于系統(tǒng)靈敏度等 要求的不斷提高,對于高速、高精度的 ADC、DAC 的指標都提出了很高的要求。 比如在移動通信、 圖像采集等應用領域中, 一方面要求 ADC 有比較高的采樣率以 采集高帶寬的輸入信號, 另一方面又要有比較高的位數以分辨細微的變化。 因此, 保證 ADC/DAC 在高速采樣情況下的精度是一個很關鍵的問題。

2、 ADC/DAC 芯片的性能測試是由芯片生產廠家完成的,需要借助昂貴的半導體 測試儀器, 但是對于板級和系統(tǒng)級的設計人員來說, 更重要的是如何驗證芯片在 板級或系統(tǒng)級應用上的真正性能指標。 一、 ADC 的主要參數 的主要參數 ADC 的主要指標分為靜態(tài)指標和動態(tài)指標 2 大類。靜態(tài)指標主要有: ? Differential Non-Linearity (DNL) ? Integral Non-Linearity (INL)

3、 ? Offset Error ? Full Scale Gain Error 動態(tài)指標主要有: ? Total harmonic distortion (THD) ? Signal-to-noise plus distortion (SINAD) ? Effective Number of Bits (ENOB) ? Signal-to-noise ratio (SNR) ? Spurious free dynamic

4、 range (SFDR) 二、 二、ADC 的測試方案 的測試方案 要進行 ADC 這些眾多指標的驗證,基本的方法是給 ADC 的輸入端輸入一個理 想的信號,然后對 ADC 轉換以后的數據進行采集和分析,因此,ADC 的性能測試 需要多臺儀器的配合并用軟件對測試結果進行分析。 下圖是一個典型的 ADC 測試 方案: 碼型發(fā)生器由于是數字源,其時鐘抖動很難控制到 1ps 以下,因此對于有 12bit 或更高精度的測試要求時,需要使用 E

5、SG 或 PSG 作為時鐘源,ESG 或 PSG 是高質量的模擬源,所以其相噪指標非常好.抖動相當于相噪的積分,因此 PSG 產生的時鐘抖動可以<1ps。但由于 ESG/PSG 只能產生單端正弦波信號,所以和 ADC 接口時有時需要相應的轉換電路,這個可參考芯片廠家的參考設計。 由于 ADC 的模擬部分對于數字噪聲非常敏感, 因此 ADC 的供電要模擬和數字 部分分開,PCB 板上還要對模擬部分電源做充分濾波。測試中需要采用高質

6、量的 線性電源供電,Agilent 的 E363X 或 E364X 系列都可以滿足要求。 ADC 轉換后的結果要通過邏輯分析儀采集下來,邏輯分析儀工作在狀態(tài)采樣模式,需要使用的通道數取決于 ADC 的位數,狀態(tài)采樣率取決于 ADC 的采樣率, 存儲深度取決于采樣率和要分析的頻率分辨率, 同時邏輯分析儀還要能在高速數 據傳輸率下提供可靠靈活的連接。Agilent 的 16900 系列邏輯分析儀配合高性能 的 16950B 采集模塊和 S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論