基于FPGA的數字存儲示波器的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、數字存儲示波器可以將人眼無法觀測的電信號轉換為圖像,顯示在液晶屏上,它在電子行業(yè)的各個領域都有極其重要的作用。本論文以現(xiàn)場可編程門陣列FPGA器件作為主控制器,采用高速AD芯片進行數據的采集,用點陣LCD顯示波形,通過模擬電路設計、數字邏輯設計以及軟件編程設計,實現(xiàn)了一款基于FPGA的多功能可控的數字存儲示波器。
  本文主要圍繞著基于FPGA的數字存儲示波器的設計與實現(xiàn)展開研究。通過對模數信號轉換和模擬信號采樣原理的深入學習,分

2、析各種采樣測量、信號觸發(fā)、頻率測量方法的可行性,最終綜合形成本文設計的系統(tǒng)方案。
  系統(tǒng)硬件電路采用FPGA加模數轉換信號采集電路的基本結構設計,使用AD9280作為模數轉換采樣電路核心芯片,搭建并調試完成了系統(tǒng)的硬件電路,包括模數轉換采樣模塊、FPGA控制電路模塊、液晶顯示驅動模塊等,并制訂了硬件電路測試規(guī)范。
  系統(tǒng)采用了EP4CE30F23C7N型FPGA芯片作為主控制器,使用QuartusⅡ11.0SP1開發(fā)環(huán)境

3、,應用等精度測量和等時效測量原理,通過原理圖和Verilog HDL混合設計輸入方法完成FPGA內部軟件設計。完成了系統(tǒng)軟件控制功能的設計與測試,可以控制數字存儲示波器對被測信號進行采集、存儲、測量、顯示等。
  通過ILI9325芯片驅動2.8寸液晶顯示屏作為數字存儲示波器的顯示器,設計數字存儲示波器的顯示界面,用戶可以在液晶屏上觀察到信號的波形、頻率、周期、幅值等關鍵信息,并可以通過四個操作按鈕來調整示波器的觸發(fā)電壓、波形顯示

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論