基于FPGA的可重構微體系結構開發(fā)驗證平臺.pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著計算機硬件技術的不斷發(fā)展,處理器的微體系結構設計作用日趨重要,微體系結構驗證平臺為研究和設計微體系結構提供了支撐環(huán)境。目前,現(xiàn)有的微體系結構開發(fā)驗證平臺大都存在成本高、不可重構或者只能通過軟件環(huán)境進行驗證等問題。
  首先,本文介紹了微體系結構開發(fā)驗證平臺的發(fā)展現(xiàn)狀,指出了現(xiàn)有平臺存在的問題;進而介紹了軟核處理器的發(fā)展現(xiàn)狀以及分類情況,并選取了一種開源軟核處理器OpenRISC作為平臺的驗證對象。同時對OpenRISC處理器的

2、體系結構進行了分析,重點討論剖析了流水線和高速緩存技術。
  然后,構建了一種針對處理器微體系結構的功能及關鍵技術進行驗證的硬件平臺,該平臺擁有完整的軟硬件系統(tǒng),其中,硬件部分分為核心板和底板,核心板部分以FPGA芯片為核心,在FPGA芯片上實現(xiàn)待測試處理器以及監(jiān)控單元,底板部分則用來實現(xiàn)核心板與上位機之間的通信以及硬件平臺上的可視化顯示、系統(tǒng)工作所必需的電源等功能;同時在Microsoft Visual C++環(huán)境下設計了運行于

3、上位機的與該平臺相適應的微體系結構性能分析軟件,該軟件的具體功能是在上位機以可視化的形式顯示待測試處理器的指令流水工作過程并且對高速緩存的命中率等性能指標進行監(jiān)控計算,將結果顯示在終端界面上。
  接下去,本文詳細闡述了驗證平臺中的FPGA芯片上的監(jiān)控模塊的設計。在研究剖析了開源軟核處理器OpenRISC的Verilog源代碼的基礎上,在ModelSim仿真軟件上對待監(jiān)測信號進行了仿真分析并使用Verilog硬件描述語言設計了兩種

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論