基于DSP的測試系統(tǒng)的設計與開發(fā).pdf_第1頁
已閱讀1頁,還剩82頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著電子信息技術和測試技術的發(fā)展,為了適應測試系統(tǒng)的快速發(fā)展以及穩(wěn)定性、可靠性的需求,論文提出一種采用DSP+FPGA架構,以DSP為主處理器,FPGA為協處理器,包含模數轉換、數模轉換、各種常用和專用總線接口(URAT、CAN總線、ARINC429航空總線、USB總線)、高速大容量存儲、數字IO和OC門、矩陣鍵盤、LCD顯示等接口的測試系統(tǒng)。論文重點在于DSP部分。
  論文首先介紹課題的研究背景,分析DSP和FPGA在嵌入式測

2、試系統(tǒng)中的優(yōu)點;提出系統(tǒng)的總體設計方案和具體的硬件設計,包括系統(tǒng)結構框圖、系統(tǒng)各個子模塊的設計,系統(tǒng)的供電設計和時鐘設計等;介紹TI針對TMS320系列DSP推出的DSP/BIOS實時操作系統(tǒng),詳細介紹DSP/BIOS的線程調度和線程同步;設計了DSP和FPGA間的接口協議,簡要介紹FPGA內部的接口設計,重點介紹DSP幾個重要模塊的驅動程序設計和中斷設計,并提出加載DSP/BIOS操作系統(tǒng)的DSP應用程序設計方案;針對NAND FLA

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論