形式驗(yàn)證中的VHDL信息處理實(shí)現(xiàn)方法與技術(shù)分析.pdf_第1頁(yè)
已閱讀1頁(yè),還剩68頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電路系統(tǒng)的設(shè)計(jì)驗(yàn)證方法是當(dāng)前數(shù)字電路系統(tǒng)設(shè)計(jì)領(lǐng)域的一個(gè)前沿性課題.對(duì)設(shè)計(jì)結(jié)果的驗(yàn)證,特別是對(duì)ASIC設(shè)計(jì)的驗(yàn)證是整個(gè)設(shè)計(jì)周期中的一個(gè)重要環(huán)節(jié).在設(shè)計(jì)最終成片前需要完成對(duì)整個(gè)設(shè)計(jì)的完整充分的仿真,因?yàn)樵O(shè)計(jì)實(shí)現(xiàn)定型后,就很難以從硅片上再對(duì)系統(tǒng)做修正和改進(jìn)和進(jìn)行隨后的費(fèi)時(shí)費(fèi)力的整個(gè)系統(tǒng)的布局布線等一系列環(huán)節(jié).隨著當(dāng)前的數(shù)字電路系統(tǒng)規(guī)模越來(lái)越大,系統(tǒng)結(jié)構(gòu)的復(fù)雜度越來(lái)越高,致使整個(gè)設(shè)計(jì)驗(yàn)證的工作量和費(fèi)用都在迅速的增長(zhǎng).所以采用什么樣的驗(yàn)證的方

2、法和技術(shù)已經(jīng)成為EDA技術(shù)中的一個(gè)重要研究課題.數(shù)字電路系統(tǒng)的設(shè)計(jì)中,一般把驗(yàn)證分為三個(gè)層次[7]:第一個(gè)層次是系統(tǒng)級(jí)驗(yàn)證,目的是保證系統(tǒng)設(shè)計(jì)要求與約束條件能正確體現(xiàn)在系統(tǒng)功能和結(jié)構(gòu)的設(shè)計(jì)結(jié)果中;第二層次是邏輯級(jí)檢驗(yàn),邏輯級(jí)驗(yàn)證是在系統(tǒng)級(jí)驗(yàn)證的基礎(chǔ)上,對(duì)己完成的邏輯綜合結(jié)果進(jìn)行模型檢驗(yàn),以確保系統(tǒng)狀態(tài)正確,以及所設(shè)計(jì)的邏輯結(jié)構(gòu)能正確合理地實(shí)現(xiàn)所需要的狀態(tài);第三個(gè)層次是電路級(jí)驗(yàn)證,它的目的是檢查邏輯設(shè)計(jì)的電路綜合結(jié)果,保證所使用的電路滿足

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論