地面數字電視接收芯片中前向糾錯模塊的設計與實現.pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、前向糾錯(FEC)技術可以在很大程度上降低通信系統(tǒng)中的誤比特率。在適應不同通信環(huán)境的前向糾錯方案中會采用不同的信道編碼或它們的不同組合方式。由于卷積碼與里德一所羅門(RS)碼具有很好的互補特性,在ETSI數字地面?zhèn)鞑藴?,即DVB-T標準中采用了卷積碼級聯里德—所羅門碼的前向糾錯方案。 在適用于DVB-T標準的接收系統(tǒng)中,必須具備針對里德—所羅門碼和卷積碼的前向糾錯解碼模塊。本文首先研究了伽羅華(Galois)域的RS編碼及卷積

2、碼編碼的原理,在RS解碼算法基礎上對RS碼的幾套解碼方案進行了對比研究,給出了RS解碼器具體的設計方案以及各部分的具體框圖和電路結構;而在卷積碼部分,對其譯碼算法進行了討論,并針對其中的維特比(Viterbi)譯碼算法的常規(guī)實現方案進行了對比研究,也給出了Viterbi譯碼器的設計方案以及各部分的具體框圖和電路結構。本文設計的重心主要放在了芯片面積的節(jié)省上,在達到性能要求的前提下,盡量做到面積最省。RS解碼器部分特別提出了關鍵方程求解的

3、復用結構,Viterbi譯碼器部分則依靠加比選單元的復用技術。 最后給出了設計方案的具體實現,實現過程嚴格按照數字集成電路的設計流程進行,首先是Verilog硬件語言描述,再采用 matlab 與 VCS,算法級與RTL 級相結合的方式進行功能驗證,而后再利用Design Compiler工具進行綜合優(yōu)化,并給出了最終仿真驗證和邏輯綜合的結果和報告。最終結果表明在低于30MHz的系統(tǒng)時鐘下,本文設計實現的RS解碼器和Viterb

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論