

已閱讀1頁,還剩96頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著集成電路進入深亞微米時代,功耗問題已成為超大規(guī)模集成電路設(shè)計考慮的重要因素.該文對邏輯電路層次低功耗設(shè)計、嵌入式RISC處理器設(shè)計及其低功耗研究進行了深入研究.觸發(fā)器是數(shù)字電路中的重要結(jié)構(gòu)單元.在傳統(tǒng)觸發(fā)器結(jié)構(gòu)的基礎(chǔ)上,該文提出了單閂鎖結(jié)構(gòu)邊沿觸發(fā)器設(shè)計,它通過利用時鐘信號的競爭冒險產(chǎn)生窄脈沖控制單一鎖存器以實現(xiàn)觸發(fā)器的一次狀態(tài)轉(zhuǎn)換功能.在二值單閂鎖結(jié)構(gòu)邊沿觸發(fā)器的基礎(chǔ)上,把利用時鐘信號競爭冒險的思想應(yīng)用于三值電路中,提出了基于CM
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗混合邏輯電路設(shè)計.pdf
- 雙邏輯低功耗運算電路設(shè)計.pdf
- 組合邏輯電路和多態(tài)邏輯電路設(shè)計算法研究.pdf
- 超低功耗異步電路設(shè)計研究.pdf
- 實驗七 組合邏輯電路設(shè)計
- 基于fpga的時序邏輯電路設(shè)計
- 試驗六 組合邏輯電路設(shè)計
- 低功耗標準單元電路設(shè)計.pdf
- 基于QCA的數(shù)字邏輯電路設(shè)計研究.pdf
- 組合邏輯電路設(shè)計實驗報告
- 低功耗的張弛振蕩電路設(shè)計.pdf
- RF前端的低功耗RSSI電路設(shè)計.pdf
- 基于matlab的邏輯電路設(shè)計與仿真
- 組合邏輯電路設(shè)計實驗報告
- 航天專用低功耗集成電路設(shè)計.pdf
- 低功耗能量回收電路設(shè)計.pdf
- 低功耗CMOS集成電路設(shè)計方法的研究.pdf
- 低功耗MCML電路和電流型CMOS電路設(shè)計研究.pdf
- 實驗六--組合邏輯電路的分析和設(shè)計及開關(guān)電路設(shè)計
- 低功耗異步FFT電路設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論