低功耗混合邏輯電路設計.pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著集成電路的發(fā)展,集成電路的規(guī)模越來越大,集成度越來越高,大規(guī)模集成電路的性能決定著電子設備的性能。目前,移動終端電子設備對于集成電路芯片的性能要求越來越嚴格,伴隨著工藝制程的進步,漏電流的種類越來越多,漏功耗占電路總功耗的比重越來越大,因此高速低功耗集成電路芯片的設計已經成為集成電路行業(yè)發(fā)展的必然趨勢。
  加法運算是在數(shù)字電子系統(tǒng)中最基本的算術邏輯運算,加法器是數(shù)字系統(tǒng)中最基本的邏輯運算單元,它常常應用于多位加法器的進位關鍵

2、路徑中,是影響電子設備性能的重要因素之一。本文列舉了多種常用加法器,通過對串行進位加法器、線性進位選擇加法器、超前進位加法器、曼徹斯特加法器等的研究,分析了其基本原理以及進位關鍵路徑的邏輯翻轉。
  本學位論文通過對傳統(tǒng)的低功耗 CMOS集成電路加法器進行認真研究,總結了傳統(tǒng)加法器的優(yōu)缺點,在此基礎上,通過優(yōu)化算法和改進電路拓撲結構,分別設計了新型4位超前進位加法器和新型4位柵壓自舉加法器。對電路圖在SMIC130nm工藝、四種不

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論